这是可能的。fpga内核电压没有电流需求高,这有点片面,不能来供电,的Io端口电压,当io电压具有电阻和中间电压时,因为您的FPGA的I/OBANK的VCC连接的电源电压是FPGA和CPLD(您的部分应该是CPLD),所以电压或功率应该分为两部分:第一部分是核心电压,这是FPGA内部工作时的电压,即您的语句生成的电路。
IO电压是FPGA的IO上需要的电压,它是外部通信所需的电压,取决于端口通信的逻辑模式,如lvttl,电源无法通过分压获得。电源够用,但你得考虑你的续航能力。如果您的开发板耗电很大,并且不能持续使用,您还不如购买电池。当然,你也可以考虑碱性电池和锂电池,但你必须考虑你能不能带。
常用接口电平TTL电平标准和低压TTL电平标准TTL工作在TTL接口标准下,其内部有源器件的标准电源应该是,一般来说,这个电压是比较低的。考虑到较大的上电电流和设计余量,安培是一件非常容易的事情。电压要求大于或等于,电压要求小于或等于。等等;辅助电压用于辅助目的。通常,IO不能用作电源,但可以用来驱动小东西-低电流,例如LED。
干电池串联后,或对地电阻很小。我觉得这个问题应该是IO口的电平不匹配导致的,其实目前大规模高端FPGAs,比如Stratix系列,Virtex系列,不要说多个芯片,单个芯片的电流就达到了,当然I/O输出电平也是,你看I/O输出电平还是,功率不够。加大电源,你的FPGA产生某个动作就短路了。