三分频电路;Sch_top是dds芯片的顶层文件;工程dds_version,dds_rom是存储波形的存储器;Phaseregister是一个相位累加寄存器;Fredevider,该设计的工程文档在芯片内部提供;文件夹sin_test是用于生成正弦信号查找表的源文件。芯片内部的DAC将这些离散幅度序列转换为模拟信号。
由于DDS是一种芯片尺寸小、功耗低的数字高密度集成电路产品,因此可以用DDS构成高性能的频率合成信号源来代替传统的频率信号源产品。电路说明:标准频率由频率获得,标准信号用作DDS系统的时钟源,在AD和中央处理器的控制下,产生离散相位,并击败幽灵。